LA-LatticeECP3汽车FPGA器件经过优化,可提供高性能特性,如
增强的DSP架构,在经济的高速SERDES和高速源同步接口
FPGA结构。这种结合是通过器件结构的进步和65纳米技术的使用实现的
使设备适合于大批量、高速、低成本的应用。
LA-LatticeECP3器件系列将查找表(LUT)容量扩展到35K逻辑元件,并支持多达
310个用户I / O。LA-LatticeECP3器件系列还提供多达64个18 x 18乘法器和多种并行器件
I / O的标准。
LA-LatticeECP3 FPGA fabric经过高性能和低成本的优化。的LA-LatticeECP3
设备利用可重构SRAM逻辑技术,并提供流行的构建块,如基于luta的逻辑,
分布式和嵌入式内存,锁相环(PLLs),延迟锁相环(dll),预先设计
源同步I/O支持,增强的syssdsp片和高级配置支持,包括加密
和双功能。
在LA-LatticeECP3设备系列中实现的预先设计的源同步逻辑支持广泛的
接口标准范围,包括DDR3, XGMII和7:1 LVDS。
LA-LatticeECP3设备系列还具有具有专用pc功能的高速SERDES。高抖动容忍和低传输抖动允许SERDES plus PCS块被配置为支持一组流行数据
协议包括PCI Express、SMPTE、Ethernet (XAUI、GbE、SGMII)和CPRI。传送预加重和
接收均衡设置使SERDES适合在各种形式的传输和接收
媒体。
LA-LatticeECP3设备还提供灵活、可靠和安全的配置选项,如双启动能力、比特流加密和TransFR字段升级功能。
Lattice Diamond设计软件允许使用LALatticeECP3 FPGA家族有效地实现大型复杂设计。对LA-LatticeECP3的合成库支持可用于流行的逻辑合成工具。
金刚石工具使用合成工具的输出以及它的楼层规划工具的位置和路线的限制
LA-LatticeECP3器件的设计。工具从路由中提取时间,并将其反向注释到
时序验证的设计。
Lattice为LA-LatticeECP3系列提供了许多预先设计的IP(知识产权)模块。通过使用
这些可配置的软核ip作为标准化块,设计师可以自由集中在独特的方面
他们的设计,提高了生产力。
每个LA-LatticeECP3器件包含由可编程I/O单元(PIC)包围的逻辑块阵列。逻辑块的行之间穿插着sysMEM嵌入式块RAM (EBR)的行和syssdsp数字信号处理片的行,如图2-1所示。LA-LatticeECP3器件有两行
DSP片。此外,LA-LatticeECP3系列在设备底部还包含SERDES四轴。
逻辑模块有两种:可编程功能单元(PFU)和可编程功能单元
没有内存(讨论)。PFU包含逻辑、算术、RAM和ROM功能的构建块。的讨论
块包含逻辑、算术和ROM函数的构建块。PFU和PFF块都进行了优化
灵活性,允许快速有效地实现复杂的设计。逻辑块排列成二维数组。每行只使用一种类型的块。
LA-LatticeECP3设备包含一行或多行sysMEM EBR块。sysMEM ebr是大的,专用的18 Kbit快速内存块。每个systemm块都可以配置成不同深度和宽度的RAM
此外,LA-LatticeECP3设备最多包含两行DSP片。每个DSP片都有乘数器
和加法器/累加器,它们是复杂信号处理能力的基石。
LA-LatticeECP3设备具有多达4个嵌入式3.2 Gbps SERDES(序列化/反序列化)通道。
每个SERDES信道包含独立的8b/10b编码/解码、极性调整和弹性缓冲逻辑。
每一组四个SERDES通道,连同它的物理编码子层(PCS)块,创建一个四元组。的
SERDES/PCS四轴的功能可以通过在设备配置期间设置的内存单元来控制
在设备操作期间可寻址的寄存器。四轴飞行器的寄存器可以通过
SERDES客户端接口(SCI)。这个四边形位于设备的底部。
每个PIC块包含两个PIO (PIO对)和它们各自的sysI/O缓冲区。的sysI/O缓冲区
LA-LatticeECP3设备被安排在7个库中,允许实现各种各样的I/O标准。此外,为编程接口提供了一个单独的I/O库。50%的PIO对在左边
该装置的右边缘可配置为LVDS发射/接收对。PIC逻辑还包括预先设计的支持,以帮助实现高速源同步标准,如XGMII, 7:1
LVDS,以及内存接口,包括DDR3。
提供的其他块包括锁相环、dll和配置函数。LA-LatticeECP3体系结构提供了
两个延迟锁定环路(dll)和最多四个相位锁定环路(PLLs)。锁相环(PLL)和DLL块被定位
在EBR/DSP行末尾。
支持配置位流解密、透明更新等特性的配置块
双启动支持位于此EBR行的中心。LA-LatticeECP3系列中的每个设备都支持位于bank 1和bank 2之间角落的sysCONFIG端口,这允许串行或并行
设备配置。
此外,家族中的每个设备都有一个JTAG端口。该系列还提供了片上振荡器和软错误
检测能力。LA-LatticeECP3器件的核心电压为1.2 V。
详细规格书请联系“客服”
感谢您选择我们深圳市佰嘉盈电子有限公司
我们的宗旨就是:只做原装,不冒假货,诚信为本,百家共赢
让我们有机会为您服务
注:本产品图片、价格、库存数量、产品属性等仅供参考,电子IC产品有波动,具体请您详细咨询客服,以双方沟通核对为准哦,不建议您在此链接下直接下单,欢迎旺旺咨询后下单